SerDes 是 Serializer/Deserializer(串行器/解串器)的缩写,指一种常见于高速通信与芯片接口中的电路/模块,用于在并行数据与串行数据之间相互转换,以便在高速链路上传输并在接收端还原。
/ˈsɝːdiːz/
The FPGA uses a SerDes to send data over a high-speed cable.
FPGA 使用 SerDes 通过高速电缆发送数据。
Modern Ethernet and PCIe links rely on SerDes blocks that integrate clock recovery and equalization to maintain signal integrity at multi‑gigabit rates.
现代以太网和 PCIe 链路依赖 SerDes 模块,这些模块集成时钟恢复与均衡技术,以在多千兆速率下保持信号完整性。
SerDes 来自 serializer + deserializer 的合成缩写(工程领域常把两个功能模块名拼合成一个词)。随着高速串行互连(如以太网、PCIe、光模块互连)普及,该缩写在芯片数据手册与通信标准中广泛使用。